首页 > 技术知识 > INTEL Xeon 至强 MP
INTEL Xeon 至强 MP
2017-05-31 16:40:02 5051

        Gallatin    是XEON MP的核心名称,采用0.13微米制程,前端总线是400MHz,Socket603接口,集成512KB二级缓存,1到4M三级缓存,400FSB,支持最多4个CPU的SMP,支持超线程技术。1.6-2.5G的带1ML3,有5千5百万和6千1百万晶体管二种类型产品,2.0-2.8G的,有2和4M缓存两种,分为5千5百万和1亿2千3百万晶体管产品。 

        Potomac    支持EM64T基于Potomac核心的Xeon MP,Potomac是Nocona的大缓存,多SMP版本,其采用了0.09微米制程,处具备1MB的二级缓存外,还具备4至8MB的三级缓存,前端总线也由以前的400MHz提升到667MHz,频率则由2.83GHz开始起跳,同时而Potomac可支持四路或八路处理器。其它特性方面类似于Nocona核心的Xeon DP。

        与Potomac一起发布的还有与其搭配的E8500芯片组,除支持多路SMP外,最大可支持64GB DDR2-400 Registered/ECC内存,并支持内存热插拔、内存RAID、内存映射等技术,并为未来的多核心处理器做好了支持的准备。同时也引入了新一代的PCI Express扩展接口,最大可达28通道,为了实现企业级用户的高可用性,这些接口都支持热插拔。

        Cranford    为了让Xeon MP得到更多的支持和应用,Intel在Potomac核心的基础上推出了代号为Cranford的简化版新Xeon MP,彻底去除了Potomac核心的三级缓存,看起来更像是支持多路处理的Nocona核心Xeon DP。

        与Potomac一样,Cranford也使用了667MHz的前端总线、1MB的二级缓存,频率由较高的3.16G开始起跳。 Paxville(双核心)   Paxville是Xeon MP的首款双核心,主要分为7041 2X2MB 3GHz 800FSB,7040 2X2MB 3GHz 667FSB,7030 2X1MB 2.8GHz 800FSB,7020 2X1MB 2.67GHz 667FSB几种型号。 

        同Pentium D处理器非常的相似,也是将两个完全相同的处理器核心封装在一起,每个核心独享2MB或1MB L2缓存,共享800MHz或667MHz的FSB,支持超线程,VT、HT、EM64T、EDbit等技术。这款处理器集成了高达3亿个晶体管,依然采用90nm晶圆生产工艺,而并非英特尔已经应用于桌面处理器的65nm晶圆生产工艺。

        这款双核Xeon处理器采用了同单核Xeon同样的封装形式,均为604-pin FC-mPGA4(Flip Chip Micro Pin Grid Array),因此可以安装在现有的Xeon平台上。支持此款双核心的芯片组为INTEL E8501。 

        Tulsa(双核心)    全新企业级Xeon MP双核心处理器Tulsa,是上代“Paxville”核心7000系列的升级型号,最大变化即生产制程从90微米过渡到了65微米。Xeon MP 7100系列全部采用此核心,它是全球Cache数目最大及晶体管数目最多的x86处理器,核心拥有1MB x 2 L2及16MB L3 Cache,因此核心内建了1.328 Billion个晶体管,就算采用现时最精密的65nm处理器制程,Die Size仍然高达435平方毫米。虽然Tulsa双核心频率为高达3.4GHz,但由于65nm制程已大幅减少晶体管漏电情况,因此其最高功耗只为150W(1.25V工作电压)。

        产品分为16MB L3版本的7140M(3.4GHz/800MHz FSB/150W)、7140N(3.33GHz/667MHz FSB/150W)、8MB L3版本的7130M(3.2GHz/800MHz FSB/150W)、7130N(3.16GHz/667MHz FSB/150W)及4MB L3版本的7120M(3GHz/800MHz FSB/95W)、7120N(3GHz/667MHz FSB/95W)、7110M(2.60GHz/800MHz FSB/95W)、7100N(2.5GHz/667MHz FSB/95W)。   

       Tulsa的Cache设计类似现时流动处理器Yonah核的Smart Cache,虽然双核心各自有自己的L2 Cache,但处理器内部内建了Caching FSB Controllor,令双核心可以共享共同的L3 Cache,而且亦可以为双核心各自L2 Cache的数据进行内部交换,并不需要透过外部FSB及北桥作中介,因此Cache的命中率及延迟值都有大幅的改善及效能提升。Tulsa核心亦首次引用3-Load Front Side Bus架构,最高可同时间支持3路高达800MT/s的北桥数据传输管道但需要芯片组的支持,但Tulsa还是可以用于旧有Front Side bus架构的芯片组作向下兼容。

扫一扫,关注网烁公众号!
微信搜索“网烁”或“waso-vip